Los miembros del equipo de Cyber Security Semiconductor esperan que el tema "Diseño de núcleo IP AES-128 en ASIC utilizando tecnología de 45 nm" contribuya al desarrollo de una ciudad verde, sostenible y segura para la información. Foto: TV |
Seguridad mejorada
Al compartir sobre el tema "Diseño de un núcleo IP AES-128 en ASIC usando tecnología de 45 nm", el estudiante Nguyen Vu Thinh Anh, líder del equipo de Cyber Security Semiconductor, dijo que en el contexto de que la seguridad de la información es la principal preocupación para proteger los datos, el equipo diseñó un núcleo IP AES para optimizar el rendimiento del procesamiento de cifrado en hardware FPGA o ASIC. Esto ofrece muchas ventajas sobre las soluciones de software tradicionales basadas en microprocesadores. El objetivo de este proyecto es investigar y desarrollar un núcleo hardware eficiente para el algoritmo AES, satisfaciendo los requisitos de rendimiento, recursos y flexibilidad al integrarlo en sistemas prácticos.
El núcleo IP de AES se integrará en el chip de aplicación de transmisión de datos, el chip de comunicación para asegurar la transmisión de paquetes de datos. Además, IP AES tiene el potencial de integrarse en dispositivos IoT como sensores ambientales, medidores de electricidad inteligentes y sistemas de monitoreo de energía y tráfico. Estos dispositivos juegan un papel importante en la adquisición, transmisión, procesamiento, seguridad y ahorro de energía de datos. Paralelamente, el núcleo IP de AES se puede integrar en sistemas de hardware a un coste razonable y es más eficiente en la producción en masa debido a su alta reutilización.
Según el estudiante Hoang Bao Long, miembro del equipo de Cyber Security Semiconductor, la desventaja del proyecto es que el costo de desarrollo inicial es bastante alto. Sin embargo, dominar y optimizar el núcleo IP de AES aporta beneficios a largo plazo para proteger los datos y construir sistemas electrónicos energéticamente eficientes, contribuyendo al desarrollo de ciudades verdes, sostenibles y con información segura.
Construyendo soluciones de atención médica inteligentes
Con el tema "Diseño de un ADC para convertir señales analógicas en señales digitales utilizadas en señales de electrocardiograma ECG, utilizando tecnología CMOS de 90 nm", el estudiante Ho Nguyen Tam, líder del equipo de BKDN.Pioneers, dijo que entre muchos temas de desarrollo urbano inteligente, el equipo está especialmente interesado en el campo médico. El equipo fue sugerido y guiado por el Profesor Asociado Dr. Vo Tuan Minh, Subdirector del Departamento de Ciencia, Tecnología y Cooperación Internacional (Universidad de Tecnología) sobre el tema de las señales de electrocardiograma (ECG), una aplicación médica con gran potencial para optimizar el rendimiento de dispositivos médicos móviles o sistemas de monitoreo de salud remoto.
Según Tam, el diseño de un convertidor ADC integrado en el sistema de electrocardiograma ECG ayuda a reducir el tamaño, el bajo consumo de energía, la adecuación para dispositivos móviles y dispositivos médicos IoT, logrando así un modelo de monitoreo de salud continuo y preciso. Para este propósito, el equipo optó por diseñar un bloque Front-End Analógico para el sistema ECG que incluye un amplificador y un ADC SAR, utilizando tecnología CMOS de 90 nm, permitiendo el acceso y uso de la herramienta Cadence Virtuoso para simular el circuito.
Se trata de una tecnología de última generación que asegura rendimiento y bajo consumo energético para su implementación en entornos académicos. El equipo espera que el tema contribuya a construir soluciones médicas inteligentes y sostenibles que estén alineadas con las necesidades reales.
Según el grupo de estudiantes, utilizar la tecnología CMOS de 90 nm es una opción viable debido a su bajo costo de fabricación pero que aún cumple con los requisitos de rendimiento, resolución y consumo de energía. Sin embargo, la competencia sigue siendo un desafío importante debido a las limitaciones en la densidad de integración, el rendimiento y el consumo de energía. A medida que pasa el tiempo, el equipo continúa perfeccionando el sistema Front-End analógico para el dispositivo de ECG y mejora los bloques de filtrado de ruido, amplificación y conversión de señal con mayor precisión.
Actualmente, ambos equipos se están centrando en completar el tema, así como en investigar cómo conectar los bloques en un sistema completo, con el objetivo de completar la simulación y evaluar el rendimiento real antes de la próxima ronda final nacional en la ciudad de Ho Chi Minh.
TUONG VY
Fuente: https://baodanang.vn/channel/5433/202504/thiet-ke-vi-mach-phat-trien-thanh-pho-xanh-4003537/
Kommentar (0)